HD-170220
S01-170311

25 articles mentionnent Xeon Phi :

Xeon Phi : la compatibilité x86 avant tout

Avec le Xeon Phi, Intel propose autre façon de concevoir le parallélisme : rester dans un contexte x86 mais en multiplier les ressources pour permettre tous les scénarios de dimensionnement. Un pari [...]

Pas de CPU mais des idées...

On n’a pas de CPU mais on a des idées... En voilà une belle idée de slogan pour l’Innovation à la Française ! Et pertinente avec ça puisqu’en matière de HPC ou plus largement d’intense [...]

CAPS, the end...

Après plus de douze années d'activité, l'éditeur français d'un des deux compilateurs OpenACC du marché, par ailleurs expert en optimisation des codes parallèles, vient de jeter [...]

Intel dévoile un peu plus Knight’s Landing

Bien qu’il puisse être utilisé de manière autonome, c’est-à-dire en mode natif et non en mode accélérateur, Xeon Phi possède encore trop peu de mémoire pour assurer la charge de ses 61 cœurs. Cela [...]

Verbatim : Dan Stanzione, Acting Director, Texas Advanced Computing Center

A l'ordre du jour : • D'un centre informatique local à un centre de calcul de classe mondiale : l'histoire de TACC • [...]

HP démarre ses serveurs uni-socket Apollo 6000

Dans la course générale à l'augmentation du ratio performance sur consommation électrique + espace au sol, c'est au tour de HP de frapper un grand coup avec ses nouveaux systèmes hyperscale [...]

Intel Xeon Phi booste Helios au Japon

Maintenu et exploité par BULL dans le cadre du programme de coopération internationale ITER entre le japon et l'Europe, le supercalculateur Helios, installé à Rokkasho au Japon, va voir sa puissance [...]

Compilateurs PGI : le cru 2014 est arrivé !

Les toutes nouvelles versions des outils de développement de PGI (passé l'an dernier sous bannière NVIDIA) révèlent quelques nouveautés intéressantes. Outre le support prévisible de [...]

Tous aux HPC Days 2014!

Du HPC, rien que du HPC ! Voilà ce que propose l’UNISTRA pour les deux jours de formation qu’elle organise, en parallèle avec un séminaire scientifique, en ses locaux strasbourgeois les 22 et 23 janvier [...]

Xeon Phi 2.0 : Intel se met à table

Un an près l'annonce officielle de Xeon Phi en version Knight's Corner, Intel a profité de SC pour organiser une table ronde dédiée au futur de son accélérateur x86. Concrètement, il [...]

Efficacité énergétique : repenser le logiciel

La question de l'efficacité énergétique focalise généralement les esprits sur les aspects matériels. C'est une vision étroite du problème. Le logiciel a lui aussi son importance dans [...]

Efficacité énergétique : de nouvelles architectures système

Sur la base de la roadmap Intel, l'industrie considère que les architectures actuelles devraient nous amener à l’exaflops à la fin de la décennie. Mais même chez le fondeur, on a bien compris [...]

IDF 2013 : Ivy Bridge en v2 et quelques "petites" choses...

L’édition 2013 de l’Intel Developer Forum qui s’est tenue à San Francisco voici quelques jours a montré une fois encore combien l'industrie du processeur était en train de se réinventer. En [...]

PNY sur tous les fronts

Grosse rentrée en perspective pour l'OEM n° 1 de NVIDIA, dont l'offre compute et visualisation s'enrichit sensiblement. Avec d'abord la nouvelle carte Quadro K6000, disponible [...]

Verbatim : Marc Simon - Directeur Technique, SGI France

A l’ordre du jour : Retour sur le cahier des charges et la conception de Pangea • Très haute densité et efficacité énergétique • L’adéquation entre Big Data et mémoire partagée • La vraie [...]

Top500, Green500... et l'exascale qui s'éloigne ?

Quoi de neuf dans les listes traditionnellement publiées en juin ? Du côté du Top500, l'essentiel a été dit : peu de changements marquants, sinon bien sûr l'arrivée tout en haut de Thianhe-2 [...]

30,65 Pflops attestés en Chine

On s’en était fait l’écho il y a deux mois de cela et ça se confirme : la Chine est en cours de finalisation du plus gros calculateur mondial. Propagande ? Plus maintenant. Le Pr Jack Dongarra, [...]

Programmer Xeon Phi - 3 : du bon placement des threads...

Où l'on démontre qu'en fonction de la stratégie de distribution des threads sur les cœurs de Phi, il est possible de gagner - ou de perdre - jusqu'à 50 % de performance applicative. [...]

Programmer Xeon Phi - 2 : Les bases de l'optimisation

Les choses sérieuses commencent. Maintenant que Phi n'a plus de secrets pour nous, il est temps de solliciter ses ressources avec, ce mois-ci, un long focus sur la vectorisation et son [...]

HPC rime avec souveraineté

L’importance stratégique du HPC pousse à l’indépendance par rapport aux Etats-Unis. Mais cette indépendance est souvent plus facile à plaider qu’à [...]

Brembo : un cas d'école pour le HPC industriel

C'est l'exemple-type de l'apport du HPC au processus industriel : en généralisant la conception par modélisation, Brembo, marque phare du freinage automobile haut de gamme, améliore ses [...]

Météo et climat : le HPC change tout !

Gourmandes en calcul intensif, les recherches climatiques et météorologiques figurent parmi les premières bénéficiaires des nouvelles technologies HPC. Où qu'on se tourne, sur Terre ou dans les [...]

Xeon Phi : un SMP autonome

C’est une autre façon de concevoir le parallélisme : rester dans un contexte x86 mais en multiplier les ressources (et en optimiser la logique) pour permettre tous les scénarios de dimensionnement. [...]

Kepler ou Xeon Phi ?

Nouvelles offres commerciales, nouveaux paradigmes technologiques, nouveaux records de performances... l’accélération HPC devient irréversible. Reste à choisir la bonne [...]

Programmer Xeon Phi - 1 : Les promesses et les contraintes

L’arrivée de «Phi» bouleverse le paysage de la programmation HPC. Sa spécificité - une architecture x86 native - en fait à la fois un complément idéal à Xeon et un concurrent crédible aux [...]